-
日期: 2026-02-04 | 來源: 星海情報局 | 有0人參與評論 | 字體: 小 中 大
因為你得把壹個發熱巨大的激光器、壹個對熱量極度敏感的探測器、還有壹個算力狂飆的處理芯片,強行塞進壹張郵票大小的硅片裡。
首先講發射端。國外廠商用的是1550nm波長的EEL(邊發射激光器),這玩意兒成本高、功耗大、還難以大規模集成。而中國企業用的是940nm的VCSEL(垂直腔面發射激光器)。VCSEL的妙處在哪兒?它生來就是為了陣列化而生的——可以在單顆硅芯片上集成數百甚至數千個激光器,每個激光點的成本只要幾美元。換句話說,1550nm方案是"個別戶",940nm方案是"工業化"。
這就帶來壹個直接的降本效果——把激光發射器、光學系統、掃描機構原本需要的復雜機械結構,壹下子簡化成芯片上的幾個微米級的元素,成本能直線下降。
再看接收端,也就是雷達的“視網膜”。中國企業用的科技叫SPAD陣列,能在壹丁點大的地方塞進幾千個超級靈敏的像素。
以前,探測芯片和處理芯片是“兩地分居”,中間隔著漫長的電路板和導線。光信號從接收到處理,得像跨城通勤壹樣跑老遠,路上全是噪音和損耗。
現在的絕招是“3D堆疊”:探測芯片直接垂直“扣”在處理芯片背上,中間用微米級的焊球死死咬合。這就像把“跨城通勤”變成了“樓下睡覺、樓下上班”。
這種“上下樓”的結構,讓信號傳輸距離縮短到了極致。沒了雜亂的連線,那些亂柒八糟的信號幹擾和損耗壹眨眼全沒了。結果就是:看得更清、反應更快,還省掉了大把昂貴的電子元件成本。
如果說激光器和探測器是激光雷達的“眼睛”,那麼處理信號的算法就是它的“大腦”。
在過去,這顆“大腦”貴得離譜。國外廠商習慣用壹種叫FPGA(現場可編程邏輯門陣列)的芯片來跑算法。FPGA的好處是靈活,隨時能改程序,但缺點也極其致命:貴、功耗大、體積笨重。壹顆能處理百萬級點雲數據的工業級FPGA,單價往往要幾拾甚至上百美元。而且,因為它不是專門為激光雷達設計的,處理效率並不高,為了把雜亂的信號理清楚,它得消耗大量的電力,還會產生巨大的熱量。
中國企業的降本絕招,就是直接把這顆昂貴的FPGA“幹掉”,中國企業的做法是:直接造了個“專業機器人”(ASIC化芯片),它這輩子只幹壹件事——處理雷達信號。
它在微秒級的時間裡,就能瞬間卡准點、抓信號、踢掉雜質、畫出地圖,動作幹脆利落。
- 新聞來源於其它媒體,內容不代表本站立場!
-
原文鏈接
原文鏈接:
目前還沒有人發表評論, 大家都在期待您的高見